TUGAS PENDAHULUAN 1




1. Kondisi
[Kembali]
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care,B4=0, B5=don’t care, B6=clock  
2. Gambar Rangkaian Simulasi [Kembali]

SEBELUM DI RUN
SETELAH DI RUN


3. Video Simulasi [Kembali]


4. Prinsip Kerja [Kembali]
D FLIP FLOP
    Ketika Reset dan setnya fooltime maka untuk menonaktifkan rangkaiannya adalah dengan memberikan input high kepada input R dan S. yang dimana ketika input D diberi nilai 1 ini aktif maka output pada Q bernilai 1 sedangkan Q' bernilai 0 kemudian clock yang digunakan adalah risetime . 
J-K FLIP FLOP 
    Rangkaian modifikasi R S flip flop yang tidak memiliki kondisi terlarang. ketika clocknya risetime di saat nilai input J nya 1 nilai input K nya 0 maka outputnya Q = 1, Q'= 0, ketika input J nya bernilai 0 dan K bernilai 1 maka output Q = 0, Q'=1. disaat nilai J dan K nya bernilai 0 maka kondisi outputnya adalah tetap akan tetapi disaat nilai J dan K nya 1 maka outputnya toggle atau berlawanan dari  output sebelumnya.



5. Link Download [Kembali]
Rangkaian Percobaan 1 Kondisi 13 disini
Video percobaan 1 kondisi 13 disini
HTML disini
Data Sheet NAND Gate
Data Sheet NOR Gate
Data Sheet XOR Gate
Data Sheet XNOR Gate
Data Sheet SPDT
Data Sheet LED