LAPORAN AKHIR 1




1. Jurnal
[Kembali]


2. Alat dan Bahan [Kembali]
  1. Panel DL 2203C 
  2.  Panel DL 2203D 
  3.  Panel DL 2203S 
  4.  Jumper
Gambar 1.1 Module D'Lorenzo

Gambar 1.2 Jumper

3. Rangkaian Simulasi [Kembali]
SEBELUM DI RUN

SETELAH DI RUN

4. Prinsip Kerja Rangkaian [Kembali]
Pada rangkaian  ini terdapat  jenis mode shift register yaitu yang pertama ada SISO (serial in serial out), yang kedua ada PISO (paralel in serial out), yang ketiga ada PIPO (paralel in parlel out). yang dimana 3 jenis mode shift register tersebut memiliki fungsi yang berbeda beda yaitu :
  • SISO (serial in serial out) yaitu  jalur masuk data berjumlah satu dan jalur keluaran juga berjumlah satu. Pada jenis register ini data mengalami pergeseran, flip flop pertama menerima masukan dari input, sedangkan flip flop kedua menerima masukan dari flip flop pertama dan seterusnya
  • PISO (paralel in serial out) yaitu mempunyai jalur masukan sejumlah flip flop yang menyusunnya, dan hanya mempunyai satu jalur keluaran. Data masuk ke dalam register secara serentak dengan di kendalikan sinyal kontrol, sedangkan data keluar satu per satu (secara serial).
  • PIPO (paralel in paralel out) yaitu mempunyai jalur masukan dan keluaran sesuai dengan jumlah flip flop yang menyusunnya. Pada jenis ini data masuk dan keluar secara serentak.

    Pada rangkaian ini terdapat gerbang AND 2 input yang dimana input pertamanya dihubungan ke SW5 dan input keduanya dihubungkan ke clock. kemudian untuk SW6 nya dihubungkan ke gerbang not yang akan di hubungkan lagi ke J-K Flipflop. kemudian kita memilih salah satu jenis mode shift register diatas dengan diberikan masukan yang dimana nantinya akan beroperasi sesuai dengan prinsip kerja masing masing shift register yang nanti dimana outputnya adalah seven segment dalam bentuk angka desimal dalam rentang 0-9 saja. 
5. Video Rangkaian [Kembali]


6. Analisa [Kembali]
    1. Analisa output yang dihasilkan tiap tiap kondisi:
  • Kondisi 1 : Disaat menjalankan rangkaian terdapat input masuk secara satu persatu dan data dikirim / dikeluarkan secara satu perssatu. hal ini dinamakan shift register SISO (Serial in Serial out)
  • Kondisi 2 : Pada rangkaian kedua bisa dilihat input data masuk secara satu per satu dan data dikirim /dikeluarkan secara serentak. hal ini dinamakan shift register SIPO (Serial in Paralel out)
  • Kondisi 3 : Pada rangkaian ketiga bisa dilihat input data masuk secara serentak kemudian melewati fase trigger barulah data dikirim/ dikeluarkan secara satu persatu . hal ini dinamakan shift register PISO (Paralel in Serial out)
  • Kondisi 4 : Pada rangkaian keempat bisa dilihat input data dan keluar data secara serentak. hal ini dinamakan shift register PIPO (Paralel in Paralel out) 
    2. Jika gerbang AND pada rangkaian dihapus sumber clock dihubungkan langsung ke flip flop                     bandingkan output yang didapatkan :
            jawab:
                        Pada rangkaian apabila gerbang AND dihapus tidak memiliki pengaruh terhadap output         yang dihasilkan. karena sumbernya/ initnya adalah dari switch 

7. Link Download [Kembali]
HTML disini
Video Percobaan Praktikum disini